admin 管理员组文章数量: 887053
2023年12月18日发(作者:在linux系统中由于某些原因)
Synopsys HAPS系列基于FPGA的ASIC原型最快捷的交付方式
硅片tapeout前用于系统验证和硬件/软件集成的原型对于现在的 IP 和 SoC
设计团队而言必不可少。 但是开发原型的时间很短,从 RTL 完备到获得芯片时间也很少,这意味着原型开发工程师必须尽快交付操作原型,他们所承受的压力巨大。 HAPS ProtoCompiler 通过设计规划、逻辑综合、调试以及连接至其他验证环境(例如 Synopsys VCS 和 ZeBu)等自动化功能,为 IP 验证和软件开发减少系统启动的时间和难度,只要该系统是基于 Synopsys HAPS 系列的。 原型软件同 HAPS 系列紧密集成,以便实现传统“廉价”电路板和 FPGA
设计工具均无法企及的系统性能。
功能:
HAPS ProtoCompiler 的功能用于加快实现原型的时间。 这主要关注启动时间和计划的改善,从而使得处理时间最多可缩短至竞争产品的 50%。 HAPS
ProtoCompiler 技术拥有高效的数据模型、编译器和分割工具,并通过使用基于 FPGA 原型的 Synopsys HAPS 系列,来提高工程师的工作效率。 该系统可在设计流程的关键进程点中实现短迭代循环,而完成该部分向来很耗时。 通过
HAPS 系列专用的快速编译器和时钟转换,来加速 ASIC 设计的编译和转换。
2.5 亿 ASIC 门分割引擎可自动生成适合多个 FPGA 的可行设计,仅需几分钟便能交付结果,相比之前的几小时更加便捷。
重复使用对于 ASIC 设计和原型来说都是最佳实践。 HAPS 硬件架构的模块化性质结合 HAPS ProtoCompiler 的增量和层次化项目管理功能,可避免冗长的重新编译及布局布线周期,从而加快启动时间。 原型项目所开发的 HAPS-DX
及 HAPS 系列系统直接兼容,允许原型开发团队将单个 ASIC 模块或 IP 原型项目集成至较大型的子系统中,从而实现完整的 SoC 验证场景。
功能 优势
针对 HAPS 的 FPGA 综合
DesignWare 库兼容
HAPS 系列事先验证 ASIC IP 便于迁移
时序驱动的综合
最大化系统时钟速度
系统规划
系统硬件目标定位
管理 HAPS 子板、堆叠系统、互联和存储器
大容量设计分割
数百万 ASIC 门级设计,只需几分钟便可找到分割解决方案
硬件集成和重新使用
快速将原型模块组成较大型的子系统
调试和启动
支持多 FPGA 无缝调试
调试逻辑与设计模块的制定位置无关
Synopsys Verdi/Siloti 数据交换
快速导入验证视图并进行根本原因分析
大容量调试样例储存
改善信号可视性并查看较长时间的系统运行
基于事务处理器的验证
AMBA 事务处理器
结合基于 FPGA 以及虚拟原型,更快实现原型的可用性
比较
ProtoCompiler 与 ProtoCompiler DX 的比较
了解更多 ProtoCompiler 与 ProtoCompiler DX 的不同,决定哪个更适合您的原型开发项目。
ProtoCompiler DX ProtoCompiler
封装 包含在?HAPS-DX?中 与HAPS系统一起出售
系统支持 仅 HAPS-DX HAPS-DX/70/80
针对 HAPS 的 FPGA 逻辑综合
多处理 每个许可 4 个
DesignWare 库支持 ? ?
硬件集成和重新使用 ? ?
Synopsys 设计约束 (SDC) 兼容 ? ?
Unified Power Format (UPF) 中推断存储器 ? ?
快速 HDL 编译模式 ? ?
高质量综合结果 ? ?
系统规划
系统硬件目标定位 ?
高速引脚复用 ?
多 FPGA 分割 ?
Virtex-7 Super Logic Region(SLR) 规划 ?
门控/生成的时钟转换 ? ?
Unified Power Format (UPF) 支持 ? ?
调试和启动
无缝跨 FPGA 可视性 ?
HAPS Deep Trace Debug (DTD) SDRAM 存储 ? ?
HAPS Real Time Debug (RTD) 逻辑分析器辅助 ? ?
调试 RTL 源代码 ? ?
针对HAPS 的故障排除 ? ?
Synopsys Verdi/Siloti 数据交换 ? ?
Synopsys Formality 逻辑等效性检查 (LEC) 支持 ?
基于事务处理器的验证
AMBA 事务处理器 单独出售 ?
SCE-MI 事务处理器 单独出售 ?
系统要求
HAPS 系统先决条件
HAPS-80 系列
HAPS-70 系列
HAPS Developer eXpress (HAPS-DX)
HAPS-80/70/DX 系列混合系统
OS 支持
如需使用 HAPS ProtoCompiler高效设计功能(设计规划、逻辑综合和分割等)
64 位 Red Hat Enterprise Linux v5 或更高版本
64 位 SUSE Enterprise Linux v10 或更高版本
如需使用 HAPS ProtoCompiler实时调试功能(RTL 调试、HAPS 启动工具等)
64 位 Red Hat Enterprise Linux v5 或更高版本
64 位 SUSE Enterprise Linux v10 或更高版本
64 位 Windows 7 或更高版本
系统要求
2 GB RAM
4 GB 安装可用磁盘空间
SolvNet 下载安装或 DVD 安装
版权声明:本文标题:Synopsys HAPS系列基于FPGA的ASIC原型最快捷的交付方式 内容由网友自发贡献,该文观点仅代表作者本人, 转载请联系作者并注明出处:http://www.freenas.com.cn/free/1702847893h433096.html, 本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容,一经查实,本站将立刻删除。
发表评论