admin 管理员组文章数量: 887026
2024年1月24日发(作者:存储过程sql语句)
计算机组成原理智慧树知到课后章节答案2023年下肇庆学院
肇庆学院
第一章测试
1. 冯·诺伊曼机工作方式的基本特点是( )。
A:堆栈操作 B:按地址访问并顺序执行指令 C:存储器按内容选择地址 D:多指令流单数据流
答案:按地址访问并顺序执行指令
2. 从器件角度看,计算机经历了四代变化。但从系统结构看,至今绝大多数计算机仍属于( )型计算机。
A:冯.诺依曼 B:实时处理 C:智能 D:并行
答案:冯.诺依曼
3. 至今为止,计算机中的所有信息仍以二进制方式表示的理由是( )。
A:节约元件; B:运算速度快; C:信息处理方便; D:物理器件的性能决定 ;
答案:物理器件的性能决定 ;
4. 计算机的目标程序是( )。
A:汇编语言程序; B:C++语言程序; C:高级语言程序; D:机器语言程序。
答案:机器语言程序。
5. 在下面描述的汇编语言基本概念中,不正确的表述是( )。
A:汇编语言编写的程序执行速度比高级语言快。 B:汇编语言对机器的依赖性高; C:用汇编语言编写程序的难度比高级语言小; D:对程序员的训练要求来说,需要硬件知识;
答案:用汇编语言编写程序的难度比高级语言小;
6. 冯·诺依曼型计算机的设计思想主要是( )。
A:局部性原理和并行性原理。 B:二进制表示和微程序方式; C:二进制表示和存储程序; D:微程序方式和存储程序;
答案:二进制表示和存储程序;
7. 假设执行一个程序占用的时间tCPU=1s,时钟频率f 为300MHz,CPI 为4,则CPU系统的性能MIPS为( )。
A:300 B:75 C:4 D:25
答案:75
8. 机器字长指CPU一次能处理的数据位数。( )
A:对 B:错
答案:对
9. 数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。( )
A:错 B:对
答案:对
10. 在冯.诺依曼型计算机中指令和数据放在同一个存储器。( )
A:错 B:对
答案:对
第二章测试
1. 浮点数的表示范围和精度取决于( )。
A:阶码的位数和尾数的位数 B:阶码的机器数形式和尾数的位数 C:阶码的机器数形式和尾数的机器数形式 D:阶码的位数和尾数的机器数形式
答案:阶码的位数和尾数的位数
2. 计算机中表示地址时,采用( ) 。
A:补码 B:反码 C:原码 D:无符号数
答案:补码
3. 运算器由许多部件组成,其核心部分是( )。
A:数据总线 B:算术逻辑运算单元 C:累加寄存器 D:多路开关
答案:算术逻辑运算单元
4. 设寄存器内容为11111111,若它等于 +127,则为( )。
A:反码 B:补码 C:移码 D:原码
答案:移码
5. 设机器数采用补码形式(含l位符号位),若寄存器内容为9BH,则对应的十进制数为( )。
A:155 B:-27 C:-101 D:-97
答案:-101
6. 设寄存器内容为80H,若它对应的真值是 – 127,则该机器数是( )。
A:移码 B:原码 C:反码 D:补码
答案:反码
7. 某机字长8位,采用补码形式(其中1位为符号位),则机器数所能表示的范围是( )。
A:-128 ~ +128。 B:-128 ~ +128; C:-128 ~ +127; D:-127 ~ 127;
答案:-128 ~ +127;
8. 在下述有关不恢复余数法何时需恢复余数的说法中,( )是正确的。
A:最后一次余数为0时,要恢复一次余数; B:任何时候都不恢复余数。 C:最后一次余数为正时,要恢复一次余数; D:最后一次余数为负时,要恢复一次余数;
答案:最后一次余数为负时,要恢复一次余数;
9. 某机字长32位,其中1位符号位,31位表示尾数。若用定点整数表示,则最大
正整数是( )。
A:+231 B:+232 C:+(230-1) D:+(231-1)
答案:+(231-1)
10. 下列数中最大的数是( )。
A:(152)10 B:(227)8 C:(10011001)2 D:(98)16
答案:(10011001)2
11. 有关运算器的描述,( )是正确的。
A:只做算术运算 B:既做算术运算又做逻辑运算 C:只做加法 D:只做逻辑运算
答案:既做算术运算又做逻辑运算
第三章测试
1. 下面有关存储器的描述中,正确的是( )
A:在虚拟存储器中,外存和主存以相同的方式工作,因此允许程序员比主存空间大得多的外存空间编程。 B:多级存储体系由 CACHE、主存和虚拟存储器构成; C:CACHE和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理。 D:存储保护的目的是:在多用户环境中,既要防止一个用户程序出错而破坏系统软件或其他用户程序。又要防止一个用户访问不是分配给他的主存区,以达到数据安全与保密的要求。
答案:CACHE和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理。;存储保护的目的是:在多用户环境中,既要防止一个用户程序出错而破坏系统软件或其他用户程序。又要防止一个用户访问不是分配给他的主存区,以达到数据安全与保密的要求。
2. 引入多道程序的目的在于( )
A:有利于代码共享、减少主辅存信息交换量 B:充分利用CPU、减少CPU等待时间 C:充分利用存储器 D:提高实时响应速度
答案:充分利用CPU、减少CPU等待时间
3. 虚拟段页式存储管理方案的特性为( )
A:空间浪费小、存储共享容易、存储保护不易、不能动态连接; B:空间浪费小、存储共享容易、存储保护容易、能动态连接; C:空间浪费大、存储共享不易、存储保护容易、能动态连接; D:空间浪费大、存储共享不易、存储保护容易、不能动态连接;
答案:空间浪费小、存储共享容易、存储保护容易、能动态连接;
4. 下面关于半导体存储器组织叙述中,错误的是( )
A:一个存储单元有一个编号,就是存储单元地址。 B:存储单元由若干存放0和1的存储元件构成。 C:同一个存储器中,每个存储单元的宽度可以不同。
D:存储器的核心部分是存储体,由若干存储单元构成。
答案:同一个存储器中,每个存储单元的宽度可以不同。
5. 下面( )存储器是目前已经被淘汰的存储器。
A:磁芯存储器 B:磁表面存储器 C:半导体存储器 D:光盘存储器
答案:磁芯存储器
6. 如果SRAM 芯片的容量为1024*4位,则地址和数据引脚的数目分别是( )。
A:10,8 B:10, 4 C:5, 8 D:5, 4
答案:10, 4
7. 若计算机字长16位,主存空间地址大小是64KB,按字节编址,则主存寻址范围是( )
A:0~32KB-1 B:0~32K-1 C:0~64K-1 D:0~ 64KB-1
答案:0~64K-1
8. 需要定时刷新的半导体存储芯片是( )
A:DRAM B:EPROM C:Flash Memory D:SRAM
答案:DRAM
9. 假定用若干个16K*8位的存储器芯片组成一个64K*8位的存储器,芯片内个单元交叉编址,则地址BFFFH所在的芯片的最小地址为( )。
A:0003H B:0000H C:0001H D:0002H
答案:0003H
10. 虚拟存储器中的页表有快表和慢表之分,下面关于页表的叙述中正确的是( )
A:快表采用了优化的搜索算法,因此查找速度快。 B:快表比慢表的命中率高,因此快表可以得到更多的搜索结果。 C:快表采用快速存储器件组成,按照查找内容访问,因此比慢表查找速度快。 D:快表与慢表都存储在主存中,但快表比慢表容量小。
答案:快表采用快速存储器件组成,按照查找内容访问,因此比慢表查找速度快。
第四章测试
1. 寄存器间接寻址方式中,操作数处在( )。
A:程序计数器 B:主存单元 C:通用寄存器 D:堆栈
答案:主存单元
2. 微程序控制器中,机器指令与微指令的关系是( )。
A:每一条机器指令由一段微指令编写的微程序来解释执行 B:每一条机器指令组成的程序可由一条微指令来执行 C:一条微指令由若干条机器指令组成 D:
每一条机器指令由一条微指令来执行
答案:每一条机器指令由一段微指令编写的微程序来解释执行
3. 下面描述的RISC机器基本概念中正确的句子是( )。
A:CPU配置很少的通用寄存器 B:RISC机器不一定是流水CPU C:RISC机器有复杂的指令系统 D:RISC机器一定是流水CPU
答案:RISC机器一定是流水CPU
4. 用以指定待执行指令所在地址的是( )。
A:累加器 B:数据计数器 C:指令寄存器 D:程序计数器
答案:程序计数器
5. 水平型微指令的特点是( )
A:一次可以完成多个操作 B:微指令的格式较长。 C:微指令的操作控制字段不进行编码 D:微指令的格式简短
答案:一次可以完成多个操作
6. 变址寻址方式中,操作数的有效地址是( )
A:程序计数器内容加上形式地址 B:变址寄存器内容加上形式地址 C:寄存器内容加上形式地址。 D:基址寄存器内容加上形式地址(位移量)
答案:变址寄存器内容加上形式地址
7. 指令寄存器的位数取决于( )
A:存储器的容量 B:存储字长 C:指令字长 D:机器字长
答案:指令字长
8. 下列叙述中( )是正确的。
A:指令就是微指令。 B:控制器产生的所有控制信号称为微指令 C:微程序控制器比硬连线控制器更加灵活; D:微处理器的程序称为微程序
答案:微程序控制器比硬连线控制器更加灵活;
9. 直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是( )
A:直接、间接、立即 B:立即、直接、间接 C:立即、间接、直接 D:直接、立即、间接
答案:立即、直接、间接
10. 采用变址寻址可扩大寻址范围,且( )
A:变址寄存器内容由用户确定,在程序执行过程中可变 B:变址寄存器内容由操作系统确定,在程序执行过程中可变 C:变址寄存器内容由用户确定,在程序执行过程中不可变 D:变址寄存器内容由操作系统确定,在程序执行过程不中可变
答案:变址寄存器内容由用户确定,在程序执行过程中可变
第五章测试
1. 在下面描述的流水CPU基本概念中,正确的表述是( )。
A:流水CPU是一种非常经济而实用的以时间并行技术为原理构造的处理器
B:流水CPU一定是多媒体CPU C:流水CPU一定是RISC机器 D:流水CPU是以空间并行性为原理构成的处理器
答案:流水CPU是一种非常经济而实用的以时间并行技术为原理构造的处理器
2. 运算器虽由许多部件组成,但核心部分是( )。
A:通用寄存器 B:算术逻辑单元 C:多路开关 D:数据总线
答案:算术逻辑单元
3. 令周期是指( )。
A:CPU执行一条指令的时间 B:CPU从主存取出一条指令的时间加上执行这条指令的时间 C:时钟周期时间 D:CPU从主存取出一条指令的时间
答案:CPU从主存取出一条指令的时间加上执行这条指令的时间
4. 在CPU中跟踪指令后继地址的寄存器是( )。
A:主存地址寄存器 B:指令寄存器 C:状态条件寄存器 D:程序计数器
答案:程序计数器
5. 运算器主要功能是进行( )。
A:逻辑运算与算术运算 B:算术运算 C:初等函数的运算 D:逻辑运算
答案:逻辑运算与算术运算
6. 某寄存器中的值有时是地址,因此只有计算机的( )才能识别它。
A:指令 B:时序信号 C:译码器 D:判断程序
答案:指令
7. 流水CPU是由一系列叫做“段”的处理线路所组成的,和具备m个并行部件的CPU相比,一个m段流水CPU( )。
A:吞吐能力大于前者的吞吐能力 B:吞吐能力小于前者的吞吐能力 C:具备同等水平的吞吐能力 D:不具备同等水平的吞吐能力
答案:具备同等水平的吞吐能力
8. 由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用( )来规定。
A:主存中读取一个数据字的最长时间 B:主存中读取一个指令字的最短时间 C:主存中写人一个数据字的平均时间 D:主存中读取…个数据字的平均时间
答案:主存中读取一个指令字的最短时间
9. 异步控制常用于( )作为其主要控制方式。
A:组合逻辑控制的CPU中 B:在单总线结构计算机中访问主存与外围设备时
C:微型机的CPU控制中 D:微程序控制器中
答案:在单总线结构计算机中访问主存与外围设备时
10. 同步控制是( )。
A:由统一时序信号控制的方式 B:所有指令控制时间都相同的方式 C:只适用于CPU控制的方式 D:只适用于外围设备控制的方式
答案:由统一时序信号控制的方式
11. 请在以下叙述中选取两个正确描述的句子是( )。
(1)同一个CPU周期中,可以并行执行的微操作叫相容微操作。
(2)同一个CPU周期中,不可以并行执行的微操作叫相容微操作。
(3)同一个CPU周期中,可以并行执行的微操作叫相斥徽操作。
(4)同一个CPU周期中,不可以并行执行的微操作叫相斥微操作。
A:(2)(3) B:(2)(4) C:(1)(3) D:(1)(4)
答案:(1)(4)
12. 水平型微指令与垂直型微指令相比,( )。
A:两者都能一次完成多个操作 B:后者一次只能完成一个操作 C:前者一次只能完成一个操作 D:两者都是一次只能完成一个操作
答案:后者一次只能完成一个操作
第六章测试
1. 计算机的若干功能部件之间不可能采用全互联形式,因此就需要有公共的信息通道,即总线。( )
A:错 B:对
答案:对
2. 内部总线是CPU内部连接各寄存器及运算器部件之间的总线。( )
A:对 B:错
答案:对
3. 系统总线是中低速I/O设备相互连接的总线。( )
A:对 B:错
答案:错
4. 为使不同厂家生产的相同功能部件可以互换使用,需要进行系统总线的标准化工作。( )
A:错 B:对
答案:对
5. 三种集中式总线控制中,对电路故障最敏感方式( )。
A:链式查询 B:计数器定时查询 C:独立请求
答案:链式查询
6. 计算机系统中,传输信息基本有三种方式( )。
A:分时传送 B:分频传送 C:串行传送 D:并行传送
答案:分时传送;串行传送;并行传送
第七章测试
1. 磁盘阵列RAID,设计理念是用多个小容量磁盘代替一个大容量磁盘。( )
A:对 B:错
答案:对
2. 光盘的记录根据透射光源有无,进行光电转换,即可读出记录信息。( )
A:错 B:对
答案:错
3. 依据圆周长=2πγ得知,磁盘之外道较内道长,所以,外道储存信息量比较多。。( )
A:对 B:错
答案:错
4. 磁盘cache是为了弥补慢速磁盘和主存之间速度上的差异。( )
A:对 B:错
答案:对
5. 磁光盘是利用热磁效应原理写入数据。( )
A:对 B:错
答案:对
6. 磁带以及磁盘的数据采用访问方式分别为( )。
A:磁带采用随机访问方式,磁盘采用顺序访问方式 B:磁带采用顺序访问方式,磁盘采用随机访问方式 C:磁带采用顺序访问方式,磁盘采用顺序访问方式 D:磁带采用随机访问方式,磁盘采用随机访问方式
答案:磁带采用顺序访问方式,磁盘采用随机访问方式
7. 活动头磁盘存储中,信息写入或读出磁盘是以何种方式进行( )。
A:串并方式 B:并行方式 C:串行方式 D:并串方式。
答案:串行方式
8. 在磁盘和磁带两种磁表面存储器中,存取时间与存储单元的物理位置有关,按存储方式分( )。
A:二者都是串行存取 B:磁盘是部分串行存取,磁带是串行存取 C:磁带是部分串行存取,磁盘是并行存取 D:二者都是并行存取。
答案:磁盘是部分串行存取,磁带是串行存取
9. 外围设备(磁盘)基本组成,包括( )。
A:控制电路 B:代码转换 C:驱动装置 D:存储介质
答案:控制电路;驱动装置;存储介质
第八章测试
1. DMA方式,既然能用于高速外围设备的信息传送,也就能代替中断方式。( )
A:错 B:对
答案:错
2. DMA和CPU必须分时使用总线。( )
A:错 B:对
答案:对
3. DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作,停止CPU访问主存。( )
A:错 B:对
答案:对
4. 一个更高级的中断请求一定可以中断另一个中断处理程序的执行。( )
A:对 B:错
答案:错
5. 通道程序是由微程序组成。( )
A:对 B:错
答案:错
6. 主机与设备是串行工作的,主机与设备传送数据时,采用方式( )。
A:中断方式 B:程序查询方式 C:通道 D:DMA方式
答案:程序查询方式
7. CPU通过何种方式启动通道( )。
A:发出中断请求 B:程序查询 C:执行I/O指令 D:执行通道命令
答案:执行I/O指令
8. DMA方式的接口电路中有程序中断部件,其作用是( )。
A:向CPU提出传输结束 B:发中断请求 C:向CPU提出总线使用权 D:实现数据传送
答案:向CPU提出传输结束
9. 下列叙述何者正确( )。
A:程序中断方式中有中断请求,DMA方式中没有中断请求 B:程序中断方式和DMA方式中都有中断请求,但目的不同 C:DMA要等到指令周期结束时才进行周期窃取 D:程序中断方式和DMA方式中实现数据传送都需中断请求
答案:程序中断方式和DMA方式中都有中断请求,但目的不同
10. DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作( )。
A:周期挪用 B:停止CPU访问主存 C:DMA D:DMA与CPU交替访问
答案:周期挪用
11. DMA的数据块传送可分为( )。
A:数据传送 B:总线连接 C:后处理 D:预处理
答案:数据传送;后处理;预处理
12. 在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存( )。
A:停止 CPU访问主存 B:停止 DMA访问主存 C:DMA和CPU交替访问主存 D:周期挪用
答案:停止 CPU访问主存;DMA和CPU交替访问主存;周期挪用
版权声明:本文标题:计算机组成原理智慧树知到课后章节答案2023年下肇庆学院 内容由网友自发贡献,该文观点仅代表作者本人, 转载请联系作者并注明出处:http://www.freenas.com.cn/free/1706068927h500541.html, 本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容,一经查实,本站将立刻删除。
发表评论